inaoe.edu.mx
INAOE | Electrónica | Directorio | Investigadores | Victor Champac Vilela
Asignar puntaje:
 

    

 

 

 

Dr. Víctor Hugo Champac Vilela

Correo Electrónico: champac@inaoep.mx

Teléfono: +52 222 266 31 00 ext. 1417

Oficina: 1417

 

 

 

Líneas de Investigación:

  • Diseño de Circuitos Integrados
  • Testing


Publicaciones Recientes:

  • Antonio Zenteno, Guillermo Espinosa, Víctor Champac-Vilela, “Design-for-Test Techniques for Opens in Undetected Branches in CMOS Latches and Flip-Flops”, IEEE Transactions on very Large Scale Integration (VLSI) Systems, Vol. 15, No. 5, pp 572-577, May 2007.
  • Roberto Gómez, Víctor Champac-Vilela, and Chuck Hawkins, “Stuck-Open Fault Aware in Advanced Technologies”, 8th IEEE Latin American Test Workshop, March 2007.
  • Daniel Iparraguirre, Víctor Champac-Vilela, “Design of Digital Structures Tolerant to Local Intra-Die Process Variations”, IBERCHIP, March 2007.
  • Víctor Champac-Vilela, Roberto Gómez, and Chuck Hawkins, “What Ever Happened to the Famous CMOS Stuck-Open Fault (aka - The Memory Fault)?”, Electronic Device Failure Analysis, Vol. 8., No. 3, August 2006.
  • F. Mendoza-Hernández, Mónico Linares, Víctor Champac-Vilela, “Noise Tolerance Improvement in Dynamic CMOS Logic Circuits“, IEEE Proceedings of Circuits, Devices & Systems, Vol. 153, No. 6, December 2006.


Página Personal: http://www-elec.inaoep.mx/~champac
 


Última modificación :
08-10-2014 a las 13:09 por Laura Toxqui Olmos

MULTIMEDIA

Dirección: Luis Enrique Erro # 1, Tonantzintla, Puebla, México C.P. 72840 | Teléfono: (222) 247. 27.42 | Contacto: mcampos@inaoep.mx | Fax: 247.27.42

 

Esta obra está licenciada bajo una Licencia Creative Commons Atribución-No Comercial-Sin Obras Derivadas 2.5 México

Creative Commons License